现在的高速数字系统的时钟频率可能高达数百兆H7,其快斜率瞬变和极高的工作频率,以及很大的电路密集度,必将使得系统表现出与低速设计截然不同的行为,出现了信号完整性问题。破坏了信号完整性将直接导致信号失真、定时错误,以及产生不正确数据、地址和控制信号,从而造成系统误工作甚至导致系统崩溃。
因此,信号完整性问题已经越来越引起高速数字电路设计人员的关注。如果电路中信号能够以要求的时序,持续时间和电压幅度达到IC,则该电路具有较好的信号完整性。反之,当信号不能正常响应时,就出现了信号完整性问题。
SI(Siana Integrity)解决的是信号传输过程中的质量问题,尤其是在高速领域,数字信号的传输不能只考虑逻辑上的实现,物理实现中数字器件开关行为的模拟效果往往成为设计成败的关键。信号完整性测试对产品研发调试很重要,有助于有的放矢,提高效率。
#信号完整性测试#
佳成网配资-配资查询官网-股票杠杆第三方平台-实盘股票配资公司提示:文章来自网络,不代表本站观点。